毛片视频免费观看-毛片视频在线免费观看-毛片手机在线视频免费观看-毛片特级-中文亚洲字幕-中文一级片

使用EDA分析PCB

2012-11-05 來源:微波射頻網 字號:

noise)。電容值則和所能容忍的紋波噪聲規(guī)范值的大小有關。紋波噪聲值要求越小,電容值會較大。而電容的ESR/ESL也會有影響。另外,如果這LC是放在開關式電源(switching regulation power)的輸出端時,還要注意此LC所產生的極點零點(pole/zero)對負反饋控制(negative feedback control)回路穩(wěn)定度的影響。

Q請問專家GSM手機PCB設計有什么要求和技巧?
A手機PCB設計上的挑戰(zhàn)在于兩個地方:一是板面積小,二是有RF的電路。因為可用的板面積有限,而又有數(shù)個不同特性的電路區(qū)域,如RF電路、電源電路、話音模擬電路、一般的數(shù)字電路等,它們都各有不同的設計需求。1、首先必須將RF與非RF的電路在板子上做適當?shù)膮^(qū)隔。因為RF的電源、地、及阻抗設計規(guī)范較嚴格。2、因為板面積小,可能需要用盲埋孔(blind/buried via)以增加走線面積。3、注意話音模擬電路的走線,不要被其它數(shù)字電路,RF電路等產生串擾現(xiàn)象。除了拉大走線間距外,也可使用ground guard trace抑制串擾。4、適當做地層的分割,尤其模擬電路的地要特別注意,不要被其它電路的地噪聲干擾。5、注意各電路區(qū)域信號的回流電流路徑(return current path),避免增加串擾的可能性。

Q向您請教一下關于DVB-S的噪聲門限測試問題,請您就目前國內關于噪聲門限的測試做一綜述,感謝您的指點。
A抱歉,我沒有DVB-S (Digital Video Broadcasting)相關的設計經驗與資料可提供給你。

Q最近聽說一家以色列的公司Valor在國內試推PCB layout的solution,不知該公司產品如何?
A抱歉,我不適合在這場合評論其它競爭對手的產品。我認為任何EDA軟件產品合不合用與要設計的產品的特性有關。例如,所設計的產品其走線密度是否很高,這可能對繞線引擎的推擠線功能有不同的需求。以下僅提供一些考慮的方向:
1、使用者的接口是否容易操作。
2、(此項關系到繞線引擎的強弱)
3、鋪銅箔編輯銅箔的難易
4、走線規(guī)則設定是否符合設計要求
5、機構圖接口的種類。
6、零件庫的創(chuàng)建、管理、調用等是否容易
7、檢驗設計錯誤的能力是否完善

Q請問,模擬電源處的濾波經常是用LC電路。但是,我發(fā)現(xiàn)有時LC比RC濾波效果差,請問這是為什么,濾波時選用電感,電容值的方法是什么?
ALC與RC濾波效果的比較必須考慮所要濾掉的頻帶與電感值的選擇是否恰當。因為電感的感抗(reactance)大小與電感值和頻率有關。如果電源的噪聲頻率較低,而電感值又不夠大,這時濾波效果可能不如RC。但是,使用RC濾波要付出的代價是電阻本身會耗能,效率較差,且要注意所選電阻能承受的功率。電感值的選用除了考慮所想濾掉的噪聲頻率外,還要考慮瞬時電流的反應能力。如果LC的輸出端會有機會需要瞬間輸出大電流,則電感值太大會阻礙此大電流流經此電感的速度,增加紋波噪聲(ripple noise)。電容值則和所能容忍的紋波噪聲規(guī)范值的大小有關。紋波噪聲值要求越小,電容值會較大。而電容的ESR/ESL也會有影響。另外,如果這LC是放在開關式電源(switching regulation power)的輸出端時,還要注意此LC所產生的極點零點(pole/zero)對負反饋控制(negative feedback control)回路穩(wěn)定度的影響。

Q對于lvds低壓差分信號,原則上是布線等長、平行,但實際上較難實現(xiàn),是否能提供一些經驗?貴公司產品是否有試用版?
A差分信號布線時要求等長且平行的原因有下列幾點:
1、平行的目的是要確保差分阻抗的完整性。平行間距不同的地方就等于是差分阻抗不連續(xù)。
2、等長的目的是想要確保時序(timing)的準確與對稱性。因為差分信號的時序跟這兩個信號交*點(或相對電壓差值)有關,如果不等長,則此交*點不會出現(xiàn)在信號振幅(swing amplitude)的中間,也會造成相鄰兩個時間間隔(time interval)不對稱,增加時序控制的難度。
3、不等長也會增加共模(common mode)信號的成分,影響信號完整性(signal integrity)。

Q在電路板尺寸固定的情況下,如果設計中需要容納更多的功能,就往往需要提高PCB的走線密度,但是這樣有可能導致走線的相互干擾增強,同時走線過細也使阻抗無法降低,請專家介紹在高速(>100MHz)高密度PCB設計中的技巧?
A在設計高速高密度PCB時,串擾(crosstalk interference)確實是要特別注意的,因為它對時序(timing)與信號完整性(signal integrity)有很大的影響。以下提供幾個注意的地方:
1、控制走線特性阻抗的連續(xù)與匹配。
2、走線間距的大小。一般常看到的間距為兩倍線寬。可以透過仿真來知道走線間距對時序及信號完整性的影響,找出可容忍的最小間距。不同芯片信號的結果可能不同。
3、選擇適當?shù)亩私臃绞健?br /> 4、避免上下相鄰兩層的走線方向相同,甚至有走線正好上下重迭在一起,因為這種串擾比同層相鄰走線的情形還大。
5、(blind/buried via)來增加走線面積。但是PCB板的制作成本會增加。在實際執(zhí)行時確實很難達到完全平行與等長,不過還是要盡量做到。除此以外,可以預留差分端接和共模端接,以緩和對時序與信號完整性的影響。

Q現(xiàn)在有哪些PCB設計軟件,如何用PROTEL99合理的設計符合自己要求的PCB.比如如何滿足高頻電路的要求,如何考慮電路滿足抗干擾的要求? 謝謝!!
A我沒有使用Protel的經驗,以下僅就設計原理來討論。高頻數(shù)字電路主要是考慮傳輸線效應對信號質量與時序(timing)的影響。如特性阻抗的連續(xù)與匹配,端接方式的選擇,拓樸(topology)方式的選擇,走線的長度與間距,時鐘(或strobe)信號skew的控制等。如果器件已經固定,一般抗干擾的方式是拉大間距或加ground guard traces

Q請問板子設計好,生產出來,DEBUG應從哪幾個方面著手。
A就數(shù)字電路而言,首先先依序確定三件事情:
1、確認所有電源值的大小均達到設計所需。有些多重電源的系統(tǒng)可能會要求某些電源之間起來的順序與快慢有某種規(guī)范。
2、確認所有時鐘信號頻率都工作正常且信號邊緣上沒有非單調(non-monotonic)的問題。
3、reset信號是否達到規(guī)范要求。這些都正常的話,芯片應該要發(fā)出第一個周期(cycle)的信號。接下來依照系統(tǒng)運作原理與bus protocol來debug。

Q請問適當選擇PCB與外殼接地的點的原則是什么?另外,一般PCB LAYOUT工程師總是根據(jù)DESIGN GUIDE/ LAYOUT GUIDELINE做,我想了解一般制定GUIDE的是硬件/系統(tǒng)工程師,還是資深PCB工程師?誰應該對板級系統(tǒng)的性能負主要責任。謝謝!
A與外殼接地點選擇的原則是利用chassis ground提供低阻抗的路徑給回流電流(returning current)及控制此回流電流的路徑。例如,通常在高頻器件或時鐘產生器附近可以借固定用的螺絲將PCB的地層與chassis ground做連接,以盡量縮小整個電流回路面積,也就減少電磁輻射。誰應該負責制定guideline可能每個公司有不同的情況而有不同安排。Guideline的制定必須對整個系統(tǒng)、芯片、電路動作原理有充分的了解,才能制定出符合電氣規(guī)范且可實現(xiàn)的guideline。所以,以我個人的觀點,硬件系統(tǒng)工程師似乎較適合這個角色。當然,資深PCB工程師可以提供在實際實現(xiàn)時的經驗,使得這guideline可以實現(xiàn)的更好。

Q您能比較一下CandenceInnovedaMentorZuken公司各自的自動布線及SI仿真工具嗎?有沒有測試指標呢?
A通常各公司自動布線引擎的算法多多少少都會有各自較喜歡的繞線模式,如果所測試的板子的繞線模式較符合某種算法,則那一個工具所表現(xiàn)的結果可能會較好,這也是為什么每家公司都有他們各自的數(shù)據(jù)來宣稱他們的自動布線是最好的。所以,最好的測試方式就是用貴公司的設計在各家自動布線工具上來跑。測試的指針有繞線的完成率及所花的時間。仿真工具最重要的是仿真引擎的精確度及對線路的模型與算法是否符合貴公司設計的需求。例如,如果所設計的時鐘頻率為400MHz,這時仿真工具能否提供正確的AC loss模型就很重要。其它可考慮使用者接口是否方便操作,是否有定制化(customization)的方法,利于batch run。

Q:我想請問一個問題:因覺機器布的不如意,調整起來反而費時。我一般是用的手工布線,現(xiàn)在搞的PCB板多半要用引腳密度較大的貼片封裝芯片,而且?guī)Э偩€的(ABUS,DBUS,CBUS等),因工作頻率較高,故引線要盡可能短.自然的就是很密的信號線勻布在小范圍面積的板子上。我現(xiàn)感覺到花的時間較多的是調整這些密度大的信號線, 一是調整線間的距離,使之盡可能的均勻。因為在布線的過程中,一般的都時不時的要改線。每改一次都要重新均勻每一根已布好的線的間距。越是布到最后,這種情況越是多。二是調整線的寬度,使之在一定寬度中盡可能的容下新増加的線。一般一條線上有很多彎曲,一個彎就是一段,手工調整只能一段一段地調整,調整起來也費時間。我想如果在布線的過程中,能按我的思路先粗粗地手工拉線,完了以后, 軟件能從這兩個方面幫我自動地調整。或是即便已布完,如要改線,也是粗粗地改一下,然后讓軟件調整

主題閱讀:EDA  PCB
主站蜘蛛池模板: 亚洲乱码一二三四区国产| 欧美成人怡春院在线激情| 日本成年一区久久综合| 亚洲国产成人久久综合一区77| 日韩精品福利片午夜免费| 欧美日韩亚洲一区二区| 人人看人人射| 亚洲一级香蕉视频| 一级国产| 色网站在线看| 色天天天综合色天天碰| 日韩v欧美| 性人久久久久| 欧美视频在线观看一区| 一本大道久久香蕉成人网| 亚洲精品在线播放| 四虎影视成人精品| 香蕉久久综合| 欧美日韩精品一区二区三区| 日本a在线看| 欧美特级黄| 亚洲伊人tv综合网色| 欧美一级特黄视频| 青草青草视频2免费观看| 午夜性色福利视频| 欧美一级做| 亚洲九九| 日韩国产欧美一区二区三区| 日本女同在线| 日本一区二区三区四区| 亚洲综合欧美日本另类激情| 日韩在线aⅴ免费视频| 欧美一级在线视频| 亚洲高清在线| 色综合久久伊人| 色无极在线| 亚洲 日本 欧美 日韩精品| 青草青青在线| 色综合欧美| 香蕉青草久久成人网| 日本高清www午色夜黄|