北京――安捷倫科技公司(NYSE: A)日前宣布推出 Agilent EEsof EDA 可控阻抗線設計軟件。該軟件產品可使用最重要的衡量指標,快速和精確地優化多 Gbps 芯片間連接中板材的疊層設計及傳輸線的幾何結構。
它將作為先進設計系統 2014 版本的附件提供,采用了創新的方法進行可控阻抗傳輸線設計。以前執行此任務的工具只能對傳輸線特性(例如頻率響應)進行優化。在現代芯片間連接中,此衡量指標由于未將端到端鏈路的整體效應考慮在內,所以重要性已經下降。最重要的是,它忽略了接收器中的均衡器特性。現在最重要的衡量指標是均衡后眼圖開啟指標。安捷倫可控阻抗線設計軟件與 ADS 中現有的通道仿真器相結合,可解決這一問題,使工程師能夠掃描布板前的設計參數(例如線路寬度),得到眼圖開啟指標。
Agilent EEsof EDA 事業部高速數字設計產品經理 Colin Warwick 表示:“這種新方法將引領傳輸線設計邁入多 Gb 時代?,F代芯片 I/O 信號處理的全部意義就在于使您可以使用更低成本的材料,同時仍然使眼圖張開。工程師們能夠前所未有地輕松進行交互設計和指標權衡。”
安捷倫將于 1 月 28 日至 31 日在圣克拉拉市舉行的 DesignCon 2014 展會(201 展位)上首次演示可控阻抗線路設計軟件以及其他高速數字解決方案。
關于 Agilent EEsof EDA 軟件
Agilent EEsof EDA 是業界頂尖的電子設計自動化軟件供應商,其 EDA 軟件適用于微波、射頻、高頻、高速數字射頻系統、電子系統級產品、電路、三維電磁場、物理設計和器件建模等應用。
關于安捷倫科技