[據電子工程專輯網站2017年4月3日報道] 英特爾在上個月的國際物理設計研討會(ISPD 2017)上展示了超過十幾種技術,超越了其與大學和半導體研究公司行業聯盟一起開發的CMOS的局限性。
英特爾的最終目標是在使用相同的晶元生產線,實現每次計算操作能耗顯著降低。
英特爾技術制造事業部高級研究員兼組件集成電路探索性研究總監Ian Young說:“我們正在探索超越CMOS邏輯和計算方法,以尋找如何用不同的方式來實現。我們希望將電源電壓遠低于0.5V。但由于要遵循CMOS邏輯,MOSFET的60mV/十的亞閾值擺幅使我們無法實現這一目標。”
無論采用哪種新技術,它都必須與現有的CMOS工藝集成,因為時鐘和I / O模擬電路將需要一些CMOS晶體管。但是不要擔心,據Young介紹說,有大約十幾種不同的想法同時正在相同的晶圓生產線上被研究,以實現電源電壓顯著降低。
“為了加快進度,英特爾一直在對所有超越CMOS器件的邏輯運算進行時延和能耗基準測試。我們也在深入了解自旋電子邏輯器件。”Young說,“了解他們如何運作,對其行為進行建模,并了解如何實現比CMOS甚至隧道FET更低的導通電壓。”
英特爾正在探索不同類型的自旋電子技術,以在功率等性能上擊敗CMOS,如全自旋,磁電和自旋軌道耦合邏輯器件。雖然沒有采取最好的方法,但許多創新和實用的技術正在被發現。(工業和信息化部電子第一研究所 張慧)