毛片视频免费观看-毛片视频在线免费观看-毛片手机在线视频免费观看-毛片特级-中文亚洲字幕-中文一级片

USRP 系列軟件定義無線電平臺對比

2012-12-18 11:53:57 我要評論(0) 字號:
目前的 USRP 產品線包括 USRP1、USRP2、和 USRP N200 系列軟件定義無線電平臺。選擇購買哪一款有好多因素必須考慮,下面便是一些:

USRP1 SDR

    • 采樣的量化精度為 8 bit 情況下射頻帶寬(RF bandwidth)為 16 MHz
    • 采樣的量化精度為 16 bit 情況下射頻帶寬(RF bandwidth)為 8 MHz
    • USB 2.0 高速連接
    • 低成本解決方案
    • MIMO 可構建性 - USRP 母板上的兩路收發使得單個 USRP 可以構建 MIMO
    • FPGA:Altera Cyclone
    • ADCs: 12-位 64 MS/s
    • DACs: 14-位 128 MS/s
    • 采樣的量化精度為 8 bit 情況下射頻帶寬(RF bandwidth)為 16 MHz
    • 采樣的量化精度為 16 bit 情況下射頻帶寬(RF bandwidth)為 8 MHz
    • USB 2.0 高速連接
    • 母板上有一個 收發子板 (1 RX + 1 TX )
    • 板上 FPGA 處理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan 3A-1400 FPGA
    • ADCs: 12-bits 64 MS/s
    • DACs: 14-bits 128 MS/s
    • 能夠鎖定一個外部 5 或 10 MHz 的參考時鐘
    • TCXO 時鐘參考 (~2.5ppm)
    • 10 MHz 到 64 MHz 的可變時鐘
    • 可以使用免費的 Xilinx® ISE® WebPACK™ 工具修改 FPGA 代碼

USRP2 SDR (EOL - End Of Life 停產)

    • 采樣的量化精度為 8 bit 情況下射頻帶寬(RF bandwidth)為 50 MHz
    • 采樣的量化精度為 16 bit 情況下射頻帶寬(RF bandwidth)為 25 MHz
    • 千兆級以太網連接
    • MIMO capable - Requires two or more USRP2 devices as motherboard has one daughterboard slot (1 RX + 1 TX connectors)
    • 板上 FPGA 處理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan XC3S2000
    • ADCs: 14-位 100 MS/s
    • DACs: 16-位 400 MS/s
    • 能夠鎖定一個外部 5 或 10 MHz 的參考時鐘
    • 僅可以使用付費的 Xilinx® ISE® Design Suite 工具修改 FPGA 代碼 (譯者注:參閱 USRP2 一般常見問題)

USRP N200 SDR

    • 采樣的量化精度為 8 bit 情況下射頻帶寬(RF bandwidth)為 50 MHz
    • 采樣的量化精度為 16 bit 情況下射頻帶寬(RF bandwidth)為 25 MHz
    • 千兆級以太網連接
    • MIMO capable - Requires two or more USRP N200 devices as motherboard has one daughterboard slot (1 RX + 1 TX connectors)
    • 板上 FPGA 處理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan XC3SD1800A
    • ADCs: 14-位 100 MS/s
    • DACs: 16-位 400 MS/s
    • 能夠鎖定一個外部 5 或 10 MHz 的參考時鐘
    • TCXO 時鐘參考 (~2.5ppm)
    • 可選的內部 GPS 伺服時鐘 - USRP N200 GPSDO
    • 可以使用免費的 Xilinx® ISE® WebPACK™ 工具修改 FPGA 代碼

USRP N210 SDR

    • 采樣的量化精度為 8 bit 情況下射頻帶寬(RF bandwidth)為 50 MHz
    • 采樣的量化精度為 16 bit 情況下射頻帶寬(RF bandwidth)為 25 MHz
    • 千兆級以太網連接
    • MIMO capable - Requires two or more USRP N210 devices as motherboard has one daughterboard slot (1 RX + 1 TX connectors)
    • 板上 FPGA 處理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan XC3SD3400A
    • ADCs: 14-位 100 MS/s
    • DACs: 16-位 400 MS/s
    • 能夠鎖定一個外部 5 或 10 MHz 的參考時鐘
    • TCXO 時鐘參考 (~2.5ppm)
    • 可選的內部 GPS 伺服時鐘 - USRP N200 GPSDO
    • 僅可以使用付費的 Xilinx® ISE® Design Suite 工具修改 FPGA 代碼

USRP E100 SDR

    • 針對嵌入式應用的設計。運行于 Linux 系統上。
    • 720 MHz OMAP3 (ARM Cortex A8 處理器 & TI C64x+ DSP)
    • 512MB RAM
    • 4GB microSD 插卡
    • 100 M 以太網連接
    • Motherboard has one RTX daughterboard slot (1 RX + 1 TX connectors)
    • 板上 FPGA 處理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan XC3SD1800A
    • ADCs: 12-位 64 MS/s
    • DACs: 14-位 128 MS/s
    • TCXO 時鐘參考
    • Flexible clocking from 10 MHz to 64 MHz
    • 針對嵌入式應用的設計。運行于 Linux 系統上。
    • 720 MHz OMAP3 (ARM Cortex A8 處理器 & TI C64x+ DSP)
    • 512MB RAM
    • 4GB microSD 插卡
    • 100 M 以太網連接
    • Motherboard has one RTX daughterboard slot (1 RX + 1 TX connectors)
    • 板上 FPGA 處理 - Onboard FPGA processing
    • FPGA: Xilinx Spartan XC3SD3400A
    • ADCs: 12-位 64 MS/s
    • DACs: 14-位 128 MS/s
    • TCXO 時鐘參考
    • Flexible clocking from 10 MHz to 64 MHz 

猜您關注

主站蜘蛛池模板: 亚洲午夜国产精品无卡| 四虎国产在线| 色婷婷六月桃花综合影院| 亚洲国产精品第一页| 一本大道加勒比久久综合 | 色综合天天| 亚洲自拍另类| 天天天操| 青草国内精品视频在线观看| 日本正能量不良网站| 亚洲欧美精品成人久久91| 亚洲人成网站999久久久综合| 亚洲国产高清精品线久久| 欧美日本道免费二区三区| 青草视频网址| 午夜精品久久影院蜜桃| 青青青国产精品手机在线观看| 亚洲精品午夜久久久伊人| 青青青青草| 亚洲伊人久久网| 欧美日一区| 一级片 mp4| 亚洲草逼视频| 一级爱片| 青娱乐激情视频| 天天在线精品视频在线观看| 天堂网www在线资源中文| 亚洲午夜国产精品| 天天草狠狠干| 碰91精品国产91久久婷婷| 台湾佬自偷自拍情侣在线| 午夜影院黄| 视色4se影院在线播放| 欧美日韩一区二区在线| 欧美成年性色mmm| 亚洲天堂精品在线观看| 一级毛片aaaaaa视频免费看| 青久草视频| 亚洲国产一区在线精选| 亚洲sss视频| 普通话对白国产精品一级毛片|