目前的 USRP 產品線包括 USRP1、USRP2、和 USRP N200 系列軟件定義無線電平臺。選擇購買哪一款有好多因素必須考慮,下面便是一些:
- 采樣的量化精度為 8 bit 情況下射頻帶寬(RF bandwidth)為 16 MHz
- 采樣的量化精度為 16 bit 情況下射頻帶寬(RF bandwidth)為 8 MHz
- USB 2.0 高速連接
- 低成本解決方案
- MIMO 可構建性 - USRP 母板上的兩路收發使得單個 USRP 可以構建 MIMO
- FPGA:Altera Cyclone
- ADCs: 12-位 64 MS/s
- DACs: 14-位 128 MS/s
- 采樣的量化精度為 8 bit 情況下射頻帶寬(RF bandwidth)為 16 MHz
- 采樣的量化精度為 16 bit 情況下射頻帶寬(RF bandwidth)為 8 MHz
- USB 2.0 高速連接
- 母板上有一個 收發子板 (1 RX + 1 TX )
- 板上 FPGA 處理 - Onboard FPGA processing
- FPGA: Xilinx Spartan 3A-1400 FPGA
- ADCs: 12-bits 64 MS/s
- DACs: 14-bits 128 MS/s
- 能夠鎖定一個外部 5 或 10 MHz 的參考時鐘
- TCXO 時鐘參考 (~2.5ppm)
- 10 MHz 到 64 MHz 的可變時鐘
- 可以使用免費的 Xilinx® ISE® WebPACK™ 工具修改 FPGA 代碼
USRP2 SDR (EOL - End Of Life 停產)
- 采樣的量化精度為 8 bit 情況下射頻帶寬(RF bandwidth)為 50 MHz
- 采樣的量化精度為 16 bit 情況下射頻帶寬(RF bandwidth)為 25 MHz
- 千兆級以太網連接
- MIMO capable - Requires two or more USRP2 devices as motherboard has one daughterboard slot (1 RX + 1 TX connectors)
- 板上 FPGA 處理 - Onboard FPGA processing
- FPGA: Xilinx Spartan XC3S2000
- ADCs: 14-位 100 MS/s
- DACs: 16-位 400 MS/s
- 能夠鎖定一個外部 5 或 10 MHz 的參考時鐘
- 僅可以使用付費的 Xilinx® ISE® Design Suite 工具修改 FPGA 代碼 (譯者注:參閱 USRP2 一般常見問題)
- 采樣的量化精度為 8 bit 情況下射頻帶寬(RF bandwidth)為 50 MHz
- 采樣的量化精度為 16 bit 情況下射頻帶寬(RF bandwidth)為 25 MHz
- 千兆級以太網連接
- MIMO capable - Requires two or more USRP N200 devices as motherboard has one daughterboard slot (1 RX + 1 TX connectors)
- 板上 FPGA 處理 - Onboard FPGA processing
- FPGA: Xilinx Spartan XC3SD1800A
- ADCs: 14-位 100 MS/s
- DACs: 16-位 400 MS/s
- 能夠鎖定一個外部 5 或 10 MHz 的參考時鐘
- TCXO 時鐘參考 (~2.5ppm)
- 可選的內部 GPS 伺服時鐘 - USRP N200 GPSDO
- 可以使用免費的 Xilinx® ISE® WebPACK™ 工具修改 FPGA 代碼
- 采樣的量化精度為 8 bit 情況下射頻帶寬(RF bandwidth)為 50 MHz
- 采樣的量化精度為 16 bit 情況下射頻帶寬(RF bandwidth)為 25 MHz
- 千兆級以太網連接
- MIMO capable - Requires two or more USRP N210 devices as motherboard has one daughterboard slot (1 RX + 1 TX connectors)
- 板上 FPGA 處理 - Onboard FPGA processing
- FPGA: Xilinx Spartan XC3SD3400A
- ADCs: 14-位 100 MS/s
- DACs: 16-位 400 MS/s
- 能夠鎖定一個外部 5 或 10 MHz 的參考時鐘
- TCXO 時鐘參考 (~2.5ppm)
- 可選的內部 GPS 伺服時鐘 - USRP N200 GPSDO
- 僅可以使用付費的 Xilinx® ISE® Design Suite 工具修改 FPGA 代碼
- 針對嵌入式應用的設計。運行于 Linux 系統上。
- 720 MHz OMAP3 (ARM Cortex A8 處理器 & TI C64x+ DSP)
- 512MB RAM
- 4GB microSD 插卡
- 100 M 以太網連接
- Motherboard has one RTX daughterboard slot (1 RX + 1 TX connectors)
- 板上 FPGA 處理 - Onboard FPGA processing
- FPGA: Xilinx Spartan XC3SD1800A
- ADCs: 12-位 64 MS/s
- DACs: 14-位 128 MS/s
- TCXO 時鐘參考
- Flexible clocking from 10 MHz to 64 MHz
- 針對嵌入式應用的設計。運行于 Linux 系統上。
- 720 MHz OMAP3 (ARM Cortex A8 處理器 & TI C64x+ DSP)
- 512MB RAM
- 4GB microSD 插卡
- 100 M 以太網連接
- Motherboard has one RTX daughterboard slot (1 RX + 1 TX connectors)
- 板上 FPGA 處理 - Onboard FPGA processing
- FPGA: Xilinx Spartan XC3SD3400A
- ADCs: 12-位 64 MS/s
- DACs: 14-位 128 MS/s
- TCXO 時鐘參考
- Flexible clocking from 10 MHz to 64 MHz