網(wǎng)站首頁 > 圖書 > 電路/工程
定價: | ¥ 30 | ||
作者: | 楊銀堂 等編著 | ||
出版: | 科學出版社 | ||
書號: | 9787030177360 | ||
語言: | 簡體中文 | ||
日期: | 2006-09-01 | ||
版次: | 1 | 頁數(shù): | 190 |
開本: | 16開 | 查看: | 0次 |
服務商城 | 客服電話 | 配送服務 | 優(yōu)惠價 | 購買 |
400-711-6699 | 滿29至69元,免運費! | ¥22.5 |
本書系統(tǒng)地介紹了高速CMOS數(shù)據(jù)轉(zhuǎn)換器,即高速D/A轉(zhuǎn)換器和高速A/D轉(zhuǎn)換器設計所涉及的一些問題,包括體系結(jié)構、高層次模型、關鍵技術、電路實現(xiàn)、驗證測試技術及低壓設計技術等。對高速CMOS數(shù)據(jù)轉(zhuǎn)換器的特性參數(shù)進行了介紹,并分析了各種高速CMOS數(shù)據(jù)轉(zhuǎn)換器的結(jié)構,基于MATLAB平臺建立了高速電流舵D/A轉(zhuǎn)換器的高層次模型。本書還介紹了高速CMOS數(shù)據(jù)轉(zhuǎn)換器設計的一些關鍵技術,并全面介紹了高速電流舵D/A轉(zhuǎn)換器、折疊內(nèi)差式A /D轉(zhuǎn)換器和流水線A/D轉(zhuǎn)換器的電路設計,還介紹了能用于低壓高速CMOS數(shù)據(jù)轉(zhuǎn)換器設計的低壓CMOS模擬集成電路設計技術。
本書可作為微電子學、電子信息工程等專業(yè)高年級本科生和研究生學習混合信號集成電路設計的教材,也可供從事模擬/混合信號CMOS集成電路設計的工程師參考。
本書可作為微電子學、電子信息工程等專業(yè)高年級本科生和研究生學習混合信號集成電路設計的教材,也可供從事模擬/混合信號CMOS集成電路設計的工程師參考。
《半導體科學與技術叢書》出版說明
前言
緒論
0.1 CMOS數(shù)據(jù)轉(zhuǎn)換器的典型應用
0.2 嵌入式模擬集成電路IP核
0.3 CMOS混合信號集成電路設計的發(fā)展方向
0.4 本書的主要內(nèi)容
參考文獻
第1章 高速CMOS數(shù)據(jù)轉(zhuǎn)換器特性參數(shù)
1.1 理想數(shù)據(jù)轉(zhuǎn)換器
1.2 高速CMOS數(shù)據(jù)轉(zhuǎn)換器的靜態(tài)特性參數(shù)
1.3 高速數(shù)據(jù)轉(zhuǎn)換器動態(tài)特性參數(shù)
1.4 高速數(shù)據(jù)轉(zhuǎn)換器頻域特性參數(shù)
1.5 小結(jié)
參考文獻
第2章 高速CMOS 數(shù)據(jù)轉(zhuǎn)換器結(jié)構
2.1 高速CMOS D/A轉(zhuǎn)換器結(jié)構
2.2 高速CMOS A/D轉(zhuǎn)換器結(jié)構
2.3 小結(jié)
參考文獻
第3章 高速電流舵CMOS D/A轉(zhuǎn)換器高層次模型
3.1 電流舵D/A轉(zhuǎn)換器PMOS電流源匹配誤差及高層次模型
3.2 電流舵D/A轉(zhuǎn)換器電流源輸出阻抗及高層次模型
3.3 小結(jié)
參考文獻
第4章 高速CMOS數(shù)據(jù)轉(zhuǎn)換器關鍵技術
4.1 高速高分辨率電流舵D/A轉(zhuǎn)換器的電流源校準技術
4.2 折疊內(nèi)插式A/D轉(zhuǎn)換器非線性誤差補償技術
4.3 高速CMOS流水線A/D轉(zhuǎn)換器的數(shù)字校正技術
4.4 小結(jié)
參考文獻
第5章 高速電流舵CMOS D/A轉(zhuǎn)換器設計
5.1 14位100MS/s 電流舵CMOS D/A轉(zhuǎn)換器設計
5.2 14位50MS/s 電流舵CMOS D/A轉(zhuǎn)換器設計
5.3 小結(jié)
參考文獻
第6章 折疊內(nèi)插式CMOS A/D轉(zhuǎn)換器
6.1 高性能折疊放大器設計研究
6.2 8位40MS/s嵌入式A/D轉(zhuǎn)換器設計
6.3 高速A/D轉(zhuǎn)換器測試方法
6.4 小結(jié)
參考文獻
第7章 流水線CMOS A/D轉(zhuǎn)換器設計
7.1 體系結(jié)構
7.2 采樣/保持電路和余量增益電路的設計
7.3 OTA的設計
7.4 比較器的設計
7.5 時鐘發(fā)生器的設計
7.6 數(shù)字校正電路的設計
7.7 參考源的設計
7.8 仿真結(jié)果與討論
7.9 小結(jié)
參考文獻
第8章 低壓CMOS數(shù)據(jù)轉(zhuǎn)換器電路設計技術
8.1 低壓高精度CMOS電流源
8.2 低壓CMOS全差分運算放大器
8.3 小結(jié)
參考文獻
前言
緒論
0.1 CMOS數(shù)據(jù)轉(zhuǎn)換器的典型應用
0.2 嵌入式模擬集成電路IP核
0.3 CMOS混合信號集成電路設計的發(fā)展方向
0.4 本書的主要內(nèi)容
參考文獻
第1章 高速CMOS數(shù)據(jù)轉(zhuǎn)換器特性參數(shù)
1.1 理想數(shù)據(jù)轉(zhuǎn)換器
1.2 高速CMOS數(shù)據(jù)轉(zhuǎn)換器的靜態(tài)特性參數(shù)
1.3 高速數(shù)據(jù)轉(zhuǎn)換器動態(tài)特性參數(shù)
1.4 高速數(shù)據(jù)轉(zhuǎn)換器頻域特性參數(shù)
1.5 小結(jié)
參考文獻
第2章 高速CMOS 數(shù)據(jù)轉(zhuǎn)換器結(jié)構
2.1 高速CMOS D/A轉(zhuǎn)換器結(jié)構
2.2 高速CMOS A/D轉(zhuǎn)換器結(jié)構
2.3 小結(jié)
參考文獻
第3章 高速電流舵CMOS D/A轉(zhuǎn)換器高層次模型
3.1 電流舵D/A轉(zhuǎn)換器PMOS電流源匹配誤差及高層次模型
3.2 電流舵D/A轉(zhuǎn)換器電流源輸出阻抗及高層次模型
3.3 小結(jié)
參考文獻
第4章 高速CMOS數(shù)據(jù)轉(zhuǎn)換器關鍵技術
4.1 高速高分辨率電流舵D/A轉(zhuǎn)換器的電流源校準技術
4.2 折疊內(nèi)插式A/D轉(zhuǎn)換器非線性誤差補償技術
4.3 高速CMOS流水線A/D轉(zhuǎn)換器的數(shù)字校正技術
4.4 小結(jié)
參考文獻
第5章 高速電流舵CMOS D/A轉(zhuǎn)換器設計
5.1 14位100MS/s 電流舵CMOS D/A轉(zhuǎn)換器設計
5.2 14位50MS/s 電流舵CMOS D/A轉(zhuǎn)換器設計
5.3 小結(jié)
參考文獻
第6章 折疊內(nèi)插式CMOS A/D轉(zhuǎn)換器
6.1 高性能折疊放大器設計研究
6.2 8位40MS/s嵌入式A/D轉(zhuǎn)換器設計
6.3 高速A/D轉(zhuǎn)換器測試方法
6.4 小結(jié)
參考文獻
第7章 流水線CMOS A/D轉(zhuǎn)換器設計
7.1 體系結(jié)構
7.2 采樣/保持電路和余量增益電路的設計
7.3 OTA的設計
7.4 比較器的設計
7.5 時鐘發(fā)生器的設計
7.6 數(shù)字校正電路的設計
7.7 參考源的設計
7.8 仿真結(jié)果與討論
7.9 小結(jié)
參考文獻
第8章 低壓CMOS數(shù)據(jù)轉(zhuǎn)換器電路設計技術
8.1 低壓高精度CMOS電流源
8.2 低壓CMOS全差分運算放大器
8.3 小結(jié)
參考文獻